UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

仿真与原型设计

基于 FPGA 的原型

基于 FPGA 仿真与原型设计可快速、准确地实现 SoC 系统建模和验证并加速软件和固件的开发。通过 20nm 解决方案、Virtex UltraScale VU440 FPGA 及其 28nm Virtex®-7 2000T FPGA, Xilinx 将原型设计带入下一阶段 。数百万逻辑单元解决方案:

  • 避免了进行多芯片分区的困扰在许多情况下
  • 减少了大型 ASIC 和 ASSP 设计的开发风险
  • 减少了板级空间的要求和复杂性
  • 实现灵活 I/O,创建邻接器件
  • 降低了系统级功耗

Virtex UltraScale 440: 世界最大容量 FPGA

Virtex UltraScale 440 器件基于第二代堆叠硅片互联 (SSI) 技术:

  • 5.5M 系统逻辑单元、 20B 晶体管
  • 48 个 16.3Gb/s 串行收发器
  • 89 Mb block RAM
  • 1,456 个 I/O

查看 设计范例

Virtex-7 2000T: 利用 ASIC 原型构建

Virtex-7 2000T FPGA 通过堆叠硅片互联 (SSI)实现,适合 ASIC 原型设计及仿真: :

  • 2M 逻辑单元、 6.8B 晶体管
  • 36 个 12.5Gb/s 串行收发器
  • 46 Mb block RAM
  • 1,200 个 I/O

ASIC 仿真实现

使用 Xilinx UltraScale™ 架构,ASIC 原型 & 仿真可实现突破性性能和集成。 Virtex UltraScale 器件通过高逻辑容量、超过 90% 器件利用率、堪比 ASIC 的时钟、增强型布线和面向引脚多路复用的高速收发器简化设计分区。突破性架构融合 Xilinx Vivado® Design Suite 为满足领先的 ASIC 和 SoC 平台需求提供了理想的解决方案。

查看 设计范例

特色 Alliance 成员

的页面