2021 赛灵思技术日 – “适”逢芯动,聚创未来

人工智能、自动驾驶、智慧城市、超清影像、智能制造,万物互联……科技正在改变世界,创造未来。赛灵思始终以自适应技术为支撑,携手行业各领域的合作伙伴为用户提供技术、应用、产品、平台等全方位支持,推动全行业智能化方案的转型与落地。

2021 赛灵思技术日(简称 XTD)是一场以“自适应”技术为平台的线下深度互动会议,在这里您可以看到最新的产品工具介绍、方案与 IP 更新、应用实例展示等内容,更可以与专家面对面深入探讨从设计技巧、系统性能到架构优化等话题。我们诚邀FPGA/SoC开发人员、系统架构师、软件/算法工程师及项目管理人员等参与活动。

我们身处瞬息万变的世界,挑战与机遇并存,唯有技术是自适应的根本,是聚创未来的基石。

主题演讲
xtd-china-tab1-presentaion

大会信息

日期: 2021 年 7 月 29 日

地点:北京海淀中关村皇冠假日酒店 

*本活动全程免费,名额有限,以赛灵思官方微信审核通知为准

qrcode-XTD-BJ-web-cn

(欢迎扫码立即报名)

活动议程

7月29日 · 北京站

时间 主题
8:30~9:30 签到
9:30~9:50 “适”逢芯动,聚创未来
唐晓蕾,赛灵思大中华区核心市场销售副总裁
9:50~10:30 基于FPGA的高能效加速器设计研究与应用
孙广宇,北京大学博士生导师
10:30~10:45 茶歇 & 产品展示
10:45~11:15 Xilinx 7nm Versal ACAP 介绍
11:15~12:00 Xilinx 最新产品介绍
12:00~13:30 午餐 & 产品展示
13:30~14:00 时间敏感网络(TSN):从车载以太网到工业物联网
14:00~14:30 Xilinx 4K/8K 专业音视频解决方案
14:30~14:45 基于 Xilinx MPSoC 的坐席管理系统
14:40~15:15 借助 Xilinx RFSoC 平台打造高度集成化的测试设备
15:15~15:30 茶歇 & 产品展示
15:30~16:05 Xilinx 计算平台赋能智能驾驶
16:05~16:30 图森未来深耕干线物流自动驾驶解决方案
16:30~17:15 基于边缘计算的智能车路协同系统
17:15~17:30 总结抽奖

大会信息

日期: 2021 年 7 月 29 日

地点:北京海淀中关村皇冠假日酒店 

*本活动全程免费,名额有限,以赛灵思官方微信审核通知为准

qrcode-XTD-BJ-web-cn

(欢迎扫码立即报名)

  • 本活动全程免费,名额有限,报名后以赛灵思官方微信审核通知为准;
  • 全程参与会议者还有机会获得 XTD 定制礼品一份
  • 幸运抽奖:KV260 SOM开发套件(价值$199美元/套)

 

产品演示

欢迎您莅临现场与我们的技术专家交流!

产品演示 Demo 介绍
基于 VCK5000 的 MLPerf 1.0 性能演示 VCK5000 是基于赛灵思最新一代 7nm Versal VC1902 芯片的数据中心加速卡。该demo 展示了在 Vitis AI 框架下,基于 VCK5000 加速卡,以 MLPerf 1.0 作为 benchmark suite 所跑出的实际性能。
基于 VCK190 的多路车道线分割和人体姿态检测边缘加速计算板卡

VCK190 是基于赛灵思最新一代 7nm Versal VC1902 芯片的边缘计算加速板卡,该demo 展示了多路视频分割,车道线检测以及人体姿态检测加速方案。此方案搭了赛灵思新一代基于 AI Engine 的 DPU 深度学习加速处理单元及其他加速模块,在单芯片上即可实现 4 路环境分割,车道线检测,及实时人体姿态检测,可广泛应用于自动驾驶、各类辅助驾驶以及智慧城市等方案中。

基于 Kria SoM 平台的多路 ReID 边缘加速计算盒 该 demo 展示了基于赛灵思Kria SoM K26 边缘计算卡的多路行人跟踪及 ReID 加速方案。搭载了 DPU 深度学习加速处理单元及 VCU 解码单元,该方案在单卡上即可实现 4 路 H.264/H.265 1080p 高清解码,及实时机器学习目标检测跟踪和 reID。可广泛应用于智慧城市、零售分析及视频分析等方案中。
基于 Kria SoM 平台的实时人脸检测演示 该 demo 展示了基于赛灵思Kria SoM K26 实时人脸检测方案。搭载了 DPU 深度学习加速处理单元及 VCU 解码单元,该方案可实现 4k 分辨率 H.264/H.265 1080p 高清解码,及实时人脸检测,支持 MIPI,USB 及视频文件输入,应用广泛。
基于 MPSoC 的坐席管理系统核心模块 该 demo 展示了基于美乐威核心模块的坐席管理系统解决方案,方案采用赛灵思 FPGA PL 的 M264 美乐威自研视频编解码技术,最高能够达到 4K60 4:4:4 10bit 超低延迟编解码,编解码延时小于 64 行扫描时间,可实现低于 1 帧的端到端延迟。
基于 PYNQ-RFSoC 框架的开源可视化测试设备 该系统利用了基于 Python 的 “PYNQ” 软件框架,实现了 RFSoC 内部信号处理的可视化,提供了频率规划工具,OFDM,DSP 处理等各种开源应用展示。
赛灵思汽车电子解决方案 基于赛灵思的异构平台,携手合作伙伴为您提供基于赛灵思高性能、高灵活度 FPGA、SOC 芯片为核心的高级负责驾驶解决方案。

大会信息

日期: 2021 年 7 月 29 日

地点:北京海淀中关村皇冠假日酒店 

*本活动全程免费,名额有限,以赛灵思官方微信审核通知为准

qrcode-XTD-BJ-web-cn

(欢迎扫码立即报名)