DVB-RCS Turbo Decoder

  • 产品编号: CREONIC_TURBO_DVB_RCS
  • 供应商: Creonic GmbH
  • Partner Tier: Elite Certified

产品描述

DVB-RCS (Digital Video Broadcasting - Interaction channel for satellite distribution systems) is an established ETSI standard for digital data transmission via satellites. It uses a 8-state double-binary turbo code that has an excellent error correction performance. This outstanding performance of the DVB-RCS turbo codes makes it the ideal candidate for further applications where high spectral efficiency is key for lowering costs.

Applications

  • Satellite communication (Interactive Services, Professional Services, TDMA)
  • Applications with highest demands on forward error correction
  • Applications with the need for a wide range of code rates (1/3 and above) and block lengths

  • 主要特性与优势

    • Compliant with ETSI 301 790 V1.4.1 (2005-09) (DVB-RCS)
    • Support for all turbo code block lengths (12 to 216 bytes) and code rates (1/3 to 6/7) as defined by the standard
    • Support for QPSK and 8-PSK interfacing
    • Design-time configuration of throughput, input bit widths, and maximum block length for optimal resource utilization.
    • Low-power and low-complexity design.
    • Burst-to-burst on-the-fly configuration.
    • Configurable interleaver parameters allow for support.

器件实现矩阵

面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。

系列 器件 速度等级 工具版本 硬件验证? LUT BRAM DSP48 CMT GTx FMAX (Mhz)
KINTEX-7 Family XC7K325T -2 Vivado ML 2022.2 N 2124 5654 5 0 0 0 250

IP 质量指标

综合信息

数据创建日期 Jul 31, 2023
当前 IP 修订号 2.0.2
当前修订日期已发布 May 10, 2023
第一版发布日期 Jun 14, 2013

Xilinx 客户的生产使用情况

Xilinx 客户成功生产项目的数量 1
可否提供参考? Y

交付内容

可供购买的 IP 格式 Netlist, Source Code
源代码格式 VHDL
是否包含高级模型? Y
模型格式 C, C++, Matlab
提供集成测试台 Y
集成测试台格式 VHDL
是否提供代码覆盖率报告? Y
是否提供功能覆盖率报告? Y
是否提供 UCF? N
商业评估板是否可用? N
是否提供软件驱动程序? N

实现方案

代码是否针对 Xilinx 进行优化? Y
标准 FPGA 优化技术 Instantiation
定制 FPGA 优化技术 None
所支持的综合软件工具及版本 Xilinx XST
是否执行静态时序分析? Y
AXI 接口 AXI4-Stream
是否包含 IP-XACT 元数据? N

验证

是否有可用的文档验证计划? Yes, document only plan
测试方法 Both
断言 N
收集的覆盖指标 Code, Functional
是否执行时序验证? N
可用的时序验证报告 N
所支持的仿真器 Other / Aldec RivieraPRO

硬件验证

在 FPGA 上进行验证 N
已通过的行业标准合规测试 N
是否提供测试结果? N