UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 41520

面向 Spartan-6 MCB 的设计咨询 - 取消 VCCINT 限制以达到最大 DDR3 数据速率

描述

以前达到最大 Spartan-6 MCB DDR3 数据速率的 VCCINT 限制已经被删除。这些限制需要更严格的 VCCINT 电压范围以及 UCF 约束 (CONFIG MCB_PERFORMANCE=EXTENDED;) 来设置软件中的扩展模式。Spartan-6 MCB DDR3 接口可在如下标准 VCCINT 范围内以最大数据速率运行:



该变化适用于所有发货(过去、现在和未来)的 Spartan-6 量产器件,但不适用于工程样片 (ES) 器件。

注:对于 DDR2,VCCINT 限制仍然存在。如欲了解有关 DDR2 限制的完整详情,敬请参见 (Xilinx 答复 35818)

解决方案

MIG 3.5-3.7 软件在 Memory Selection 界面中包含 Extended MCB 选项。选择该选项可启用扩展的 MCB 性能范围,并在生成的 UCF 中设置 CONFIG MCB_PERFORMANCE=EXTENDED。从 MIG 3.8 软件(将与 ISE 13.2 软件一起发布)开始,GUI 选项将被删除,而且生成的 UCF 将始终包含 CONFIG MCB_PERFORMANCE = EXTENDED 约束设置。尽管现在所有量产器件都可以在标准 VCCINT 范围(1.14V 至 1.26V)内以最大 DDR3 数据速率运行,但该约束仍是 ISE 时序工具正确分析接口时序所必须的,而且绝对不能从 UCF 文件中删除。

在 MIG 3.8 软件发布前,您可利用最新 DDR3 规范的优势,确保在 MIG 软件中设置 Extended Performance GUI 选项,并确保器件在标准 VCCINT 电压规范内工作。

链接问答记录

主要问答记录

相关答复记录

Answer Number 问答标题 问题版本 已解决问题的版本
34856 Design Advisory Master Answer Record for Spartan-6 FPGA N/A N/A
AR# 41520
日期 02/06/2013
状态 Active
Type 设计咨询
器件
IP
的页面