UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 47525

Zynq-7000 AP SoC, PS 时钟 - 系统时钟软重置不会一致性地将时钟分频器重置为默认值

描述

系统时钟的软重置,不会一致性地将时钟分频器重置为默认值.软件必须在软重置后配置所有时钟分频器,并且不依赖于默认设置。

解决方案

影响:
影响较小,软件应始终对时钟子系统进行再编程。

解决方法:

软重置后,软件应对时钟进行再编程。

受影响的配置::

全部.
受影响的器件修订版本:敬请参考(Xilinx 问答 47916) - Zynq-7000 设计咨询主问答记录


影响详情


PS 时钟分频器可能无法更新为重置/默认值。

如果 PLL 在软重置之前关闭,软重置后很短时间内 PS 会使用还没完成打开的 PLL 的时钟。

解决方法详情:

软重置后,配置所有时钟分频器。这能确保无论在什么状态下,时钟分频器都能在重置后进行适当设置。此外,ARM PLL 不应在软重置前关闭。
AR# 47525
日期 11/12/2012
状态 Active
Type 设计咨询
器件
  • Zynq-7000
的页面