UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 51475

MIG 7 系列设计助手 - MIG 7 系列 DDR2/DDR3、电路板布局和设计指南

Description

MIG 7 系列设计助手这一部分的重点是面向 7 系列 DDR3/DDR2 设计的电路板布局和设计指南。请根据您的特定问题选择以下信息选项。

注: 本答复记录是 Xilinx MIG 解决方案中心的一部分 (Xilinx 答复 34243) Xilinx MIG 解决方案中心可用于解决与 MIG 相关的所有问题。无论您是要使用 MIG 来进行新设计还是要解决问题,请使用 MIG 解决方案中心来指导您获取相应的信息。

解决方案

7 系列 DDR2/DDR3 设计需要遵循特定的电路板布局和设计规则,从而确保设计在硬件中以目标存储器数据速率运行的准确行为。布局和设计指南存档在 7 系列 FPGA 存储器接口解决方案用户指南的 DDR2 and DDR3 存储器接口解决方案 > 设计指南部分:。遵循这些指南非常重要。

确认用于存储器接口设计的电路板布局指南的关键步骤是采用 IBIS 来运行信号完整性仿真。记住要针对电路板前布局和电路板后布局都运行仿真。仿真可确认电路板上的信号完整性。

以下答复记录就电路板布局要求提供了详细信息。

确认有关规则得到遵循后,如果仍发现硬件错误,请回过头来参见本设计助手主硬件部分的管脚/库要求和硬件调试。

链接问答记录

主要问答记录

Answer Number 问答标题 问题版本 已解决问题的版本
51315 Xilinx MIG 7 Series Solution Center Design Assistant - Hardware usage and debug N/A N/A

子答复记录

AR# 51475
创建日期 08/24/2012
Last Updated 08/07/2013
状态 Active
Type 解决方案中心
器件
  • Artix-7
  • Kintex-7
  • Virtex-7
IP
  • MIG 7 系列