UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 51907

Zynq-7000 SoC、引导 IOP — SDIO 引导模式运行在低频率、1 位数据位宽

描述

引导模式下的 SD I/O 接口数据位宽和运行频率可通过 BootROM 进行编程,其工作频率为 400 KHz,支持不足 1 位的数据位宽。

解决方案

影响:很小。
解决方法::无.
受影响的配置: 使用 SDIO 启动模式的系统。
受影响的器件修订版本:参考 (Xilinx 答复 47916) Zynq-7000 器件咨询主答复记录。

用户可使用 FSBL(在 BootROM 将控制权交给用户之后运行)修改工作频率和数据。

工作参数概述:

 参数7z020 CES7z045 CES生产计划
寄存器位域slcr.SDIO_CLK_CTRL[DIVISOR]0x1E0x20
sdio0.Host_control_Power_control_Block_Gap_Control_Wakeup_control [Data_Transfer_Width_SD1_or_SD4]01
sdio0.Clock_Control_Timeout_control_Software_reset [SDCLK_Frequency_Select]0x400x01
SD I/OSD I/O Clock Frequency (PS_CLK = 30 to 60 MHz)~ 400 kHz~ 12 - 24 MHz
SD I/O 数据宽度1 位4 位
AR# 51907
日期 05/25/2018
状态 Active
Type 设计咨询
器件
  • Zynq-7000
的页面