UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 52193

7 系列 BPI 多重引导设计咨询 – 当出现回退时,闪存访问总是处于 BPI 异步模式

描述

7 系列支持 BPI 同步模式。同步模式利用 CCLK 时钟从闪存读取数据,而且比异步读取的数据速率更高。BPI 同步模式对首次和多重引导有效。即便首次或多重引导采用的是对称模式,回退也会默认使用 BPI 异步模式。

解决方案


对于依靠回退实现“安全升级”的应用来说,这个问题需要重点考虑。需考虑用于设定“Golden”比特流配置时钟速度的 Bitgen -g confgrate 设置。要确定最大频率,请参考“7 系列配置用户指南”中的“确定最大配置时钟频率”章节。使用 EMCCLK 作为配置时钟源的客户无法得到足够低的时钟频率用以驱动异步 BPI 模式。

对于这个问题有几种解决方法:

(1) 使用 RS 引脚以更高速度在 SYNC 模式下配置多重引导镜像,同时使 Golden 镜像维持在 ASYNC 模式下进行低速操作
  • 这种解决方案适用于需要在首次引导时进行快速配置的系统

(2) 将 Configrate 或 EMCCLK 频率设置在适当的速度,使其不会违反 UG470 中的 BPI 闪存时序规范
  • 该解决方案可在两种镜像中达成一致,但会降低配置速度

如果您需要更多帮助,敬请在 Xilinx 技术支持创建案例 -

http://china.xilinx.com/support/clearexpress/websupport.htm

链接问答记录

主要问答记录

Answer Number 问答标题 问题版本 已解决问题的版本
42946 Design Advisory Master Answer Record for Kintex-7 FPGA N/A N/A
51456 有关 Artix-7 FPGA 设计咨询的主要答复记录 N/A N/A
AR# 52193
日期 01/28/2013
状态 Active
Type 综合文章
器件
  • Kintex-7
Tools
  • ISE
的页面