UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 57930

Zynq-7000 SoC 设计咨询- 当 VMODE 设置成 1.8V 时,边界扫描测试失败

描述

当 PS MIO bank VMODE 设置成 1.8V 并且 VCCO 连接到 1.8V 电源时,Zynq-7000 器件上执行的 PS MIO 输入边界扫描测试 () 可能会失败。

受影响的设计

任何试图在 VMODE[1:0] 设置成 1.8V 且 VCCO 为 1.8V 的情况下执行边界扫描 EXTEST 命令的 Zynq-7000 器件。 

1.8V 的 VMODE[1:0] 相当于不等于 00 的 MIO[8:7] 设置。

通常在预量产或产品板测试期间使用边界测试。

解决方案

解决方法:

即使采用 1.8V VCCO 电压,当运行边界扫描 EXTEST 命令时 VMODE 也必须被事先设置成 2.5V/3.3V(加电/复位)。 

在 2.5V/3.3V 下运行 I/O 是安全的,当 VCCO 设为 1.8V 时,运行不会损坏 I/O。

如果需要在 1.8V MIO VCCO 电压下执行边界扫描测试,那么板上需要提供跳线或者其它能够改变 VMODE 设置的功能。

Zynq-7000 技术参考指南 (UG585) 将从 1.8 版本开始更新。

AR# 57930
日期 05/21/2018
状态 Active
Type 设计咨询
器件
  • Zynq-7000
的页面