UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 58666

MIG 7 系列 DDR3L — MIG GUI 允许在 DDR3L (1.35V IO) 的 -1 下将比 DS182 规范 (333Mhz/667 Mbps) 高的值 (400MHz) 用于 Kintex-7 FBG

描述

找到的版本: MIG 7 系列 v2.0 rev1

解决的版本 查看 (Xilinx 答复 54025)

MIG 7 系列 GUI 错误地允许 DDR3L 接口在 Kintex-7 FBG 软件包 -1 速度级器件中支持高达 400MHz 的频率。

这与 333MHz (667Mbps) 的 DS182 (v2.13) 规范不匹配。

解决方案

在下一个版本中,GUI 会正确地将该存储器/FPGA 部件组合限制为 333MHz。

在此之前,请确保工具中未选择超过 333MHz 的频率。

修订历史:

12/18/2013 - 初始版本

8/10/2015 - 更改 ds191 至 ds182

链接问答记录

主要问答记录

Answer Number 问答标题 问题版本 已解决问题的版本
54025 MIG 7 Series - IP Release Notes and Known Issues for Vivado N/A N/A
AR# 58666
日期 08/10/2015
状态 Active
Type 已知问题
器件
IP
的页面