AR# 73022

2019.2 Zynq UltraScale+ MPSoC VCU - 为什么我在尝试将 10 位 4:2:2 4K DCI 编码到 HEVC 格式时会出错?

描述

为什么我在尝试将 10 位 4:2:2 4K DCI 编码到 HEVC 格式时会出错?

示例流水线:

gst-launch-1.0 -v v4l2src device=/dev/video0 io-mode=4 ! video/x-raw, width=4096, height=2160, format=NV16_10LE32, framerate=60/1 ! omxh265enc target-bitrate=60000 control-rate=constant prefetch-buffer=TRUE ! video/x-h265, profile=main-422-10, alignment=au ! queue ! omxh265dec low-latency=0 internal-entropy-buffers=9 ! fpsdisplaysink name=fpssink text-overlay=false video-sink="kmssink bus-id="a0070000.v_mix" hold-extra-sample=TRUE plane-id=30 sync=true" -v

解决方案

这是 Zynq UltraScale+ MPSoC - LogiCORE H.264/H.265 视频编解码器单位 (VCU) 的一个已知问题,尝试将 10 位 4:2:2 DCI 编码到 HEVC 格式时就会出现。

该问题正在调查之中,其将在未来版本中得到修复。

链接问答记录

主要问答记录

AR# 73022
日期 11/07/2019
状态 Active
Type 综合文章
Tools
IP