You are using a deprecated Browser. Internet Explorer is no longer supported by Xilinx.
产品
处理器
显卡
自适应 SoC 和 FPGA
加速器、SOM 和 SmartNIC
软件、工具和应用
处理器
服务器
EPYC(霄龙)
商用系统
笔记本电脑
台式机
工作站
锐龙 Threadripper PRO
锐龙 PRO 移动工作站处理器
锐龙
嵌入式产品
EPYC(霄龙)和锐龙
个人笔记本电脑
AMD 超威卓越平台
锐龙(内置 Radeon 显卡)
速龙(内置 Radeon 显卡)
个人台式机
AMD 超威卓越平台
锐龙
锐龙(内置 Radeon 显卡)
速龙(内置 Radeon 显卡)
相关产品
主板芯片组
兼容锐龙的内存
散热解决方案
资源
数据中心博客与行业见解
客户端和数据中心技术文档
EPYC(霄龙)白皮书和简介
EPYC(霄龙)调优指南
产品规格
显卡
工作站
Radeon PRO
台式机
AMD 超威卓越平台
Radeon RX
笔记本电脑
AMD 超威卓越平台
Radeon 移动显卡
资源
产品规格
自适应 SoC 和 FPGA
自适应 SoC 和 FPGA
Versal 产品系列
SoC 产品系列
FPGA 产品系列
成本优化型产品系列
评估板与套件
评估板
开发板与套件附件
技术解决方案
AI 引擎技术
设计安全性
功能性安全
高速串行
存储器解决
电源效率
开发者资源
IP
设计中心
开发者中心
客户培训
加速器、SOM 和 SmartNIC
DPU 加速器
采用 Pensando 技术的 Aruba CX 10000
AMD Pensando DSC-200
自适应加速器
Alveo 数据中心加速器卡
电信加速器卡
计算存储驱动器
SmartNIC 和以太网适配器
Alveo SN1000 SmartNIC
Alveo U25N SmartNIC
Alveo X3 系列
NIC X2 系列
模块化系统 (SOM)
SOM 概述
Kria SOM
KV260 视觉 AI 入门套件
KR260 机器人入门套件
GPU 加速器
Instinct MI 系列加速器
软件、工具和应用
处理器工具
Ryzen Master 超频工具
专业级可管理性 / DMTF DASH
Zen 软件工作室
显卡工具和应用
AMD Software: Adrenalin Edition
AMD Software: PRO Edition
FidelityFX
Radeon ProRender
AMD Link
自适应 SoC 和 FPGA
设计工具
Vivado 软件
Vitis 软件
Vitis Model Composer
Vitis HLS
Vitis AI
嵌入式软件
IP 与应用
预置 IP 核
Alveo 加速器应用商店
Kria SOM 应用商店
GPU 加速器工具和应用
ROCm GPU 开放式软件平台
Infinity Hub GPU 软件容器
DPU 加速器工具
Pensando 数据平面开发套件
解决方案
数据中心和云
行业
游戏
数据中心和云
工作负载
数据库和数据分析
设计与仿真
金融技术
超级计算与研究
视频 AI 分析
视频转码
部署
云计算
云游戏
游戏即服务
超融合基础设施/虚拟化
专用主机环境
网络、基础设施和存储
计算存储
DPU 基础设施加速
网络加速
电信和网络
资源
博客与行业见解
客户端和数据中心技术文档
EPYC(霄龙)白皮书和简介
EPYC(霄龙)调优指南
行业
行业
行业
建筑、工程设计与施工
汽车
广播与专业音视频
企业与政府
消费电子
行业
设计与制造
教育
仿真与原型设计
医疗与科学
工业与视觉
网吧/网咖专区
媒体与娱乐
行业
机器人
软件与科学
超级计算与研究
电信和网络
测试与测量
有线和无线通信
游戏
游戏
Red Team 社区
特色游戏
电竞游戏
技术
噪音抑制
Privacy View
FidelityFX Super Resolution
Radeon Super Resolution
显存智取技术
系统
AMD 超威卓越平台
AMD 游戏笔记本电脑
AMD 游戏台式机
下载与支持
下载
支持
开发者资源
合作伙伴资源
下载
EPYC(霄龙)处理器
客户端和数据中心技术文档
EPYC(霄龙)白皮书和简介
EPYC(霄龙)调优指南
Radeon 显卡与 AMD 芯片组
驱动程序
Radeon ProRender 插件
专业认证 ISV 应用程序
自适应 SoC 和 FPGA
Vivado ML 开发者工具
Vitis 软件平台
Vitis 加速库
Vitis 嵌入式平台
PetaLinux 工具
Alveo 加速器和 Kria SOM
Alveo 软件包文件
Alveo 应用商店
Kria 应用商店
锐龙处理器
Ryzen Master 超频工具
StoreMI
面向 IT 管理员的专业级管理工具
以太网适配器
NIC 软件与下载
支持
处理器与显卡
技术和保修帮助
支持论坛
产品规格
DPU 加速器
AMD Pensando 产品支持
自适应 SoC 和 FPGA
技术支持主页
知识
支持
文档
设计中心
产品退货
开发者资源
概要
开发中心
产品安全 (PSIRT)
显卡
GPUOpen 开源工具
Epic Games 虚幻引擎
Instinct 加速器
Infinity Hub GPU 软件容器
ROCm GPU 开放式软件平台
ROCm 文档
自适应 SoC 和 FPGA
开发中心
开发者计划
开发者计划社区
加速器计划
客户培训
自适应计算合作伙伴
EPYC(霄龙)处理器
Zen 软件工作室
EPYC(霄龙)调优指南
合作伙伴资源
概要
合作伙伴中心
产品信息与培训
销售工具
Arena 培训
AMD Advantage 资源
"专家面对面"网络研讨会
合作伙伴见解
产品规格
合作伙伴主板
合作伙伴显卡
AMD 产品
资源
营销材料
合作伙伴资源库
授权经销商
对于系统集成商
我的帐户
退出
English
日本語
简体中文
自适应计算技术支持
设计中心
2020.2
Vivado 2020.2 - Programming and Debug
Vivado 2020.2 - Programming and Debug
Choose version:
2020.1
2019.2
2019.1
Introduction
Date
UG908 -
Using Vivado Lab Edition
05/14/2015
Logic Debug in Vivado
07/20/2015
UG936 -
Vivado Design Suite Tutorial: Programming and Debugging
11/23/2020
UG908 -
Vivado Design Suite User Guide: Programming and Debugging
12/07/2020
Key Concepts
Date
How to Use the "write_bitstream" Command in Vivado
04/25/2013
Post-Implementation Debug Using ECO Flow
Post-Implementation Debug Using Incremental Compile Flow
Indirectly Program an FPGA using Vivado Device Programmer
06/13/2014
Using Vivado Serial IO Analyzer
08/02/2013
Using In-system IBERT
12/06/2016
Debug Over PCIe
Introduction to Debugging Custom Logic Designs on F1
07/31/2017
UG908 -
Adding Debug Cores into a Design
12/07/2020
UG908 -
Using IBERT to Bring Up, Debug, and Optimize High-Speed Serial I/O Channels
12/07/2020
UG908 -
Using a Vivado Hardware Manager to Program an FPGA Device
12/07/2020
UG908 -
How Do I Save the Lab Edition Project Dashboard Setup?
12/07/2020
Frequently Asked Questions (FAQ)
Frequently Asked Questions (FAQ)
Lab Edition
Date
UG908 -
What is Vivado Lab Edition and How Do I Install It?
12/07/2020
Programming
Date
UG908 -
How Can I Debug My Design that is Running on a Board that is Connected to a Remote System?
12/07/2020
UG908 -
Which JTAG Cables are Supported by Vivado?
12/07/2020
UG908 -
What is Vivado Hardware Server?
12/07/2020
UG908 -
How Do I Connect to a Target that is Running at Frequencies Lower than 15 MHz?
12/07/2020
UG908 -
How Do I Connect to a JTAG Chain Which Contains More Than 32 Devices?
12/07/2020
UG908 -
Can I Speed Up the Frequency of the JTAG Connection to the Target Device?
12/07/2020
UG908 -
Can I Use an Ethernet Connection to Connect to a Remote Target?
12/07/2020
Configuration Memory Programming
Date
UG908 -
How Do I Generate Bitstreams for Use with Configuration Memory Devices?
12/07/2020
UG908 -
How Do I Create a Configuration Memory File (.mcs)?
12/07/2020
UG908 -
How Do I Verify and/or Readback the Configuration Data (i.e.,.bit file) Downloaded into an FPGA?
12/07/2020
Debug
Date
UG908 -
What Are the Different Types of Debug Cores Supported in Vivado?
12/07/2020
UG908 -
How Can I Automate Debugging My Design In-System?
12/07/2020
UG908 -
What Are the Debug Cores that Can be Inserted into the Design?
12/07/2020
UG908 -
How Can I Invoke the Setup Debug Wizard and What Does it Do?
12/07/2020
UG908 -
What Are the Dashboards and How Do I Use Them?
12/07/2020
UG908 -
How Do I Save Dashboard Settings?
12/07/2020
UG940 -
How Can I Cross Trigger Between an ILA and the Zynq-7000 PS Processor?
12/15/2020
UG949 -
What Are the Differences Between the Debug Instantiation and Insertion Flow?
08/14/2020
UG949 -
What Does Xilinx Recommend For Choosing Nets for Debug?
08/14/2020
UG949 -
What is MARK_DEBUG and Why Do I Need It?
08/14/2020
UG949 -
What Are Some of the Timing Considerations While Using an ILA Core?
08/14/2020
UG908 -
How Do You Save the ILA Data That has been Captured in a Waveform Window?
12/07/2020
Serial IO
Date
UG908 -
How Can I Generate a Custom IBERT Design for the GTs on My Board?
12/07/2020
UG908 -
How Can I Automate Taking the Measurement of the Quality of My High-Speed Serial I/O Channel?
12/07/2020
Additional Learning Materials
Additional Learning Materials
Videos
Design Files
Date
Post-Implementation Debug Using ECO Flow
In-system IBERT
12/06/2016
Using JTAG to AXI Master in Vivado
10/17/2013
Using New Dashboards in Vivado Logic Analyzer
04/21/2015
Debugging at Device Startup
11/18/2014
Using Advanced Encryption Standard Keys with the Battery-Backed (BBR) RAM
12/08/2014
Setting and Editing Device Properties
01/20/2014
Vivado Hardware Manager for UltraScale Memory IP
02/02/2015
Methodology Guide
Design Files
Date
UG949 -
Best practices for setting up logic analyzer core
08/14/2020
User Guides
Design Files
Date
UG949 -
Configuration and Debug Tips and Recommendations
08/14/2020
UG908 -
Vivado Design Suite User Guide: Programming and Debugging
12/07/2020
UG570 -
UltraScale Architecture Configuration User Guide
07/28/2020
UG470 -
7 Series FPGAs Configuration User Guide
08/20/2018
Application Notes
Design Files
Date
XAPP1232 -
Bitstream Identification with USER_ACCESS using the Vivado Design Suite
03/03/2016
XAPP1295 -
Automatic Insertion of Debug Logic for Transceivers in Synthesis DCP
Design Files
09/19/2017
Training
Design Files
Date
Designing FPGAs Using the Vivado Design Suite
Support Resources
Support Resources
Solution Centers and Known Issues
Date
AR34904 -
Xilinx Configuration Solution Center
07/31/2017
AR55831 -
Xilinx Software Developer Solution Center
02/15/2016
AR54606 -
Release Notes and Known Issues for Vivado Logic Debug
04/06/2016
AR54607 -
Release Notes and Known Issues for Vivado Serial I/O Debug
09/13/2017
Forum
Date
Support Community
Vivado Design Suite Product Page
Design Hubs Home Page
反馈
关闭