新增功能

快速完成所有 Versal 器件的布局布线
  • 使用全新高级流程加快编译速度
  • 针对拥塞和可布线性进行了优化
全面支持顶层 RTL 流程
  • 支持在顶层 RTL 中使用 Versal 可编程片上网络 (NoC) 和收发器
在 Versal 器件中快速启动处理系统
  • 采用分段配置快速初始化操作系统
  • 满足多种启动顺序要求
AMD Vivado  Infographic

实现更快的设计迭代并快速达到您的 FMAX 目标

AMD Vivado™ 是适用于 AMD 自适应 SoC 和 FPGA 的设计软件。包括:设计输入、综合、布局布线以及验证/仿真工具。

了解 Vivado 设计软件中的高级特性如何在更准确估算 AMD 自适应 SoC 及 FPGA 电源的同时,帮助硬件设计人员缩短编译时间并设计迭代。

优势

达到 FMAX 目标

在高速设计中实现 FMAX 目标,是硬件设计周期中最具挑战性的环节之一。Vivado 带来了独特的功能,如报告 QoR 评估 (RQA)、报告 QoR 建议 (RQS) 以及智能设计运行 (IDR) 等,其可帮助您收敛时序。使用 RQA、RQS 和 IDR,将帮助您在几天(而非几周)内实现性能目标,这可带来巨大的生产力收益。

加快设计迭代

设计迭代在开发人员添加新特性、调试设计时很常见。在许多情况下,这些迭代均为增量修改,只会发生在一小部分设计中。Vivado Design Suite 提供两项可显著缩短设计迭代时间的重要技术:增量编译和 Abstract Shell。

精准功耗估算

在设计自适应 SoC 和 FPGA 时,早期准确的功耗估算对于推进重要设计决策至关重要。Power Design Manager 是新一代功耗估算工具,旨在帮助在设计流程早期阶段为 Versal 和 UltraScale+™ 系列等大型复杂器件生成准确的功耗估算。该工具经过专门设计,可针对具有多个复杂硬 IP 块的器件提供准确的功耗估算。

设计流程

设计输入和实现

Vivado 支持传统 HDL 中的设计入口,如 VHDL 和 Verilog。此外,它还支持 IP Integrator (IPI) 这个基于图形用户界面的工具,可实现即插即用 IP 集成设计环境。

Vivado Design Suite 使用高级时序收敛功能,包括机器学习算法,可生成卓越的综合与实现结果。

UltraFast™ 方法报告可帮助用户约束设计、分析结果并实现时序收敛。

验证和调试

验证和硬件调试对于确保最终 FPGA 执行方案的功能性、性能和可靠性至关重要。Vivado 工具的验证特性支持对设计功能性的高效验证。借助该工具的综合调试功能,工程师能够高效排查并解决复杂设计中存在的问题。

Dynamic Function eXchange

Dynamic Function eXchange (DFX) 允许设计人员实时动态修改设计的各个部分。设计人员可将部分比特流下载至 AMD 器件,而剩余的逻辑则可继续运行。这将为实时设计修改以及性能增强开启无限可能。Dynamic Function eXchange 允许设计者转向更少或更小的器件、降低功耗并实时升级系统。

平台版本

AMD Vivado

AMD Vivado Design Suite – 标准版和企业版 

Vivado Design Suite 标准版是免费的,仅支持有限器件。标准版(免费)

Vivado Design Suite 企业版支持所有 AMD 器件。购买企业版许可证

客户评价

资源