SHAvite-3

产品描述

SHAvite-3 is a secure and efficient hash function. It is based on the HAIFA construction and the AES building blocks. SHAvite-3 uses a well understood set of primitives such as a Feistel block cipher which iterates a round function based on the AES round. SHAvite-3's compression functions are secure against cryptanalysis, while the selected mode of iteration offers maximal security against black box attacks on the hash function. SHAvite-3 is both fast and resource-efficient, making it suitable for a wide range of environments.


主要特性与优势

  • Very high throughput of 35.7 GBps with fully pipelined architecture
  • Optimized to run at high frequency of 600Mhz in AMD VU9P and VU13P FPGA Devices
  • The input and output width are 512 bits
  • Latency of the Core is 285 cycles or 475 ns

器件实现矩阵

面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。

系列 器件 速度等级 工具版本 硬件验证? LUT BRAM DSP48 CMT GTx FMAX (Mhz)
VIRTEX-UP Family XCVU13P -2 Vivado 2020.2 0 74969 672 0 0 0 600

IP 质量指标

综合信息

数据创建日期 Jul 31, 2023
当前 IP 修订号 V2
当前修订日期已发布 Dec 28, 2020
第一版发布日期 Apr 01, 2019

Xilinx 客户的生产使用情况

Xilinx 客户成功生产项目的数量 0
可否提供参考? N

交付内容

可供购买的 IP 格式 Source Code
源代码格式 VHDL
是否包含高级模型? N
提供集成测试台 Y
集成测试台格式 VHDL
是否提供代码覆盖率报告? Y
是否提供功能覆盖率报告? Y
是否提供 UCF? N
商业评估板是否可用? N
评估板所用的 FPGA N/A
是否提供软件驱动程序? N

实现方案

代码是否针对 Xilinx 进行优化? Y
标准 FPGA 优化技术 Other Optimization Techniques
定制 FPGA 优化技术 None
所支持的综合软件工具及版本 Vivado Synthesis / 2020.2; Vivado Synthesis / 2018.1
是否执行静态时序分析? N
是否包含 IP-XACT 元数据? N

验证

是否有可用的文档验证计划? Yes, document only plan
测试方法 None
断言 N
收集的覆盖指标 Code
是否执行时序验证? N
可用的时序验证报告 N
所支持的仿真器 Xilinx lSim / 2018.1; Xilinx lSim / 2020.2

硬件验证

在 FPGA 上进行验证 N
已通过的行业标准合规测试 N/A
是否提供测试结果? N