UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

MIPI CSI 控制器子系统

简介

产品描述

Xilinx MIPI CSI 接收器子系统和 MIPI CSI 2 发送器子系统不仅可根据 Xilinx UltraScale+ 器件上的 1.1 版本实现基于移动行业处理器接口 (MIPI) 的摄像机串行接口 (CSI-2),而且还允许用户从 MIPI CSI2 摄像机传感器采集原始图像或发送至基于 MIPI 的图像传感处理器。CSI2 接收器和发送器可在 Xilinx UltraScale+ FPGA 中实现,无需外部 D-PHY 桥接器。Xilinx 7 系列器件需要外部 D-PHY 桥接器或无源组件来实现 D-PHY 层。该子系统不仅允许快速选择顶层参数,而且还可为大多数较低层次的参数化实现自动化。AXI4 流媒体接口可使其它基于 AXI4 的子系统轻松无缝地插入 CSI 控制器。


主要特性与优势

MIPI CSI2 接收器和发送器子系统经过精心设计,不仅符合 MIPI CSI-2 版本 1.1 规范标准,而且还包含以下特性

  • 支持 1 至 4 个 PPI 信道
  • 线路速率从 80 到 1500 Mb/s 不等,主要取决于器件系列
  • 支持多个数据类型(RAW、RGG、YUV)
  • 针对 CCI 接口提供的 AXI IIC 支持
  • 基于虚拟通道 ID (VC) 的滤波
  • 输出端支持单、双及四像素
  • 与 UG934 格式兼容的接口,支持 4K 分辨率图像和处理器
  • 资源数量少

资源利用


技术支持

技术文档

特色技术文档

Filter Results
Default Default 标题 文件类型 日期
的页面