AES256 IP is 1st member of Advanced Encryption Standard (FIPS-197) IP Series, designed to support ECB mode for both encryption and decryption. AES256-IP computes 128-bit data blocks within constant 15 clock cycles. Delivering 8.53Mbps throughput per 1MHz such as 4.26 Gbps @500MHz.
面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。
系列 | 器件 | 速度等级 | 工具版本 | 硬件验证? | 片 | LUT | BRAM | DSP48 | CMT | GTx | FMAX (Mhz) |
---|---|---|---|---|---|---|---|---|---|---|---|
Zynq-UP-MPSoC Family | XCZU7EV | -2 | Vivado ML 2021.1 | Y | 212 | 1315 | 0 | 0 | 0 | 0 | 500 |
数据创建日期 | Jun 19, 2023 |
当前 IP 修订号 | 1.02 |
当前修订日期已发布 | Aug 29, 2022 |
第一版发布日期 | Aug 01, 2022 |
Xilinx 客户成功生产项目的数量 | 1 |
可否提供参考? | Y |
可供购买的 IP 格式 | Netlist |
源代码格式 | VHDL |
是否包含高级模型? | N |
提供集成测试台 | N |
是否提供代码覆盖率报告? | N |
是否提供功能覆盖率报告? | N |
是否提供 UCF? | N |
商业评估板是否可用? | Y |
评估板所用的 FPGA | Zynq UltraScale+ MPSoC |
是否提供软件驱动程序? | N/A |
驱动程序的操作系统支持 | NA |
代码是否针对 Xilinx 进行优化? | N |
定制 FPGA 优化技术 | None |
所支持的综合软件工具及版本 | Xilinx XST |
是否执行静态时序分析? | N |
AXI 接口 | AXI4 |
是否包含 IP-XACT 元数据? | N |
是否有可用的文档验证计划? | Yes, document only plan |
测试方法 | None |
断言 | N |
收集的覆盖指标 | None |
是否执行时序验证? | N |
可用的时序验证报告 | N |
所支持的仿真器 | Xilinx lSim |
在 FPGA 上进行验证 | Y |
所使用的硬件验证平台 | ZCU106 |
已通过的行业标准合规测试 | N |
是否提供测试结果? | N |