UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

Xilinx Virtex-7 FPGA VC709 连接功能套件

  • 价格: $4,995
  • 产品编号: DK-V7-VC709-G
  • 交付周期: 2 Weeks
  • 器件支持:

产品描述

Virtex®-7 FPGA VC709 连接功能套件是一款速率为 40Gb/s 的高速平台,您可以通过评估和开发连接功能,迅速为包含所有必要软硬件和 IP 核的高带宽和高性能应用提供强大的支持。它包括一个含有 PCI Express Gen 3、Northwest Logic 公司推出的 DMA IP 核、10GBase-R、AXI 以及与外部 DDR3 存储器相连的虚拟 FIFO 存储器控制器的 40Gb/s 目标参考设计。为了控制和监控此设计,本套件还包含一个在含有所有软件驱动程序的 Fedora Live OS 基础上构建的连接功能 GUI。此外,套件包含设计启用的 2 个光纤电缆和 4 个收发器组件。


主要性能和优势

  • 使用 Virtex-7 VX690T FPGA ,实现面向高带宽、高性能应用的 40Gb/s 连接功能平台
  • 硬件、设计工具、IP、以及预验证参考设计
  • 演示特色 10GBase-R 接口连接至外部 DDR3 存储器
  • 高级内存接口,可支持 2 个4GB DDR3 SODIM 内存, 速度可达 933MHz/1866Mbps。
  • 实现与 PCIe Gen3x8、4 SFP+、SMA Pair 和 UART 的串行连接功能
  • 支持包含 MicroBlaze、soft 32位 RISC 的嵌入式处理
  • 开发网络以及其它支持 4 SFP/SFP+ 端口的串行应用
  • 扩展 I/O,包含 FPGA Mezzanine Card (FMC) 接口

特色 Xilinx 器件

符合 ROHS 规范的 VC709 套件,包含 XC7VLX690T-FFG1761C

逻辑单元 693,120
DSP Slice 3,600
内存 (Kb) 52,920
GTH 13.1 Gb/s 收发器 80
I/O 引脚 1,000
Virtex-7 Chip

电路板特性

包含 Xilinx Virtex-7 FPGA VC709 连接功能套件

dk-v7-vc709-base-board

时钟技术

  • 固定的振荡器,带有差分 200MHz 输出
  • 用作 FPGA “系统”时钟
  • 固定的振荡器,带有差分 233.33MHz 输出
  • 用作 “存储器” 时钟
  • 用户可编程 (IIC) 差分振荡器 (范围: 10MHz - 810 MHz、156.250 MHz 默认)
  • 差分 SMA 时钟输入
  • 差分 SMA GTH 参考时钟输入
  • 抖动减弱时钟
  • 用于支持 CPRI/OBSAI 应用,从一个用户提供的 SFP/SFP+模块执行时钟修复

通信与网络

  • SFP/SFP+ 屏蔽罩 (4 个)
  • GTH 端口至FMC
  • UART 至 USB 的桥接器
  • PCI Express 8-通道边缘连接器

存储器

  • DDR3 SODIMM (2 个) - 各 4GB (最大 933MHz/1866Mbps)
  • BPI 并行 NOR 闪存: 32MB (256Mb)
  • IIC EEPROM: 1KB (8Kb)

配置

  • 板上 JTAG 配置电路通过 USB 实现配置
  • BPI 并行 NOR 闪存: 32MB (256Mb)

扩展连接器

  • FMC-HPC (局部分布) 连接器
  • GTH 收发器 (x10) 、 160 个单端或 80 个差分 (34 LA & 46 HA) 用户定义信号
  • VADJ 固定在 1.8 伏

控制 & I/O

  • 个用户按钮开关 (x5)
  • 用户 DIP 开关 (8-位)
  • 用户 LED (x8)

功耗

  • AC 功耗适配器 (12V) 或 ATX

特色 Xilinx 器件

符合 ROHS 规范的 VC709 套件,包含 XC7VLX690T-FFG1761C

逻辑单元 693,120
DSP Slice 3,600
内存 (Kb) 52,920
GTH 13.1 Gb/s 收发器 80
I/O 引脚 1,000
Virtex-7 Chip

内含物件

VC709 评估板

包含 Virtex-7 XC7VX690T-2FFG1761C FPGA

整套 Vivado® Design Suite: Design Edition

Virtex-7 XC7VX690T FPGA 节点锁定 & 器件锁定,包含 1 年更新及技术支持

四个 10Gb Ethernet 收发器模块

两个光纤补丁电缆

Micro USB 电缆

Mini USB 线缆

功耗适配器

电源线

Filter Documentation

步骤 1:开发板修订

步骤 2 :工具修订

步骤 3: 显示文档

点击更新搜索结果表

设计工具

名称 说明 许可证类型
Vivado Design Suite Design Edition Xilinx Vivado® Design Suite 是一款以 IP 核及系统为中心的设计环境,这一全新构建的环境具有革新意义,能够显著加速 FPGA 和 SoC 系列器件的设计效率。 Virtex-690 7T FPGA 节点锁定 & 器件锁定,包含 1 年更新及技术支持

IP 核

名称 说明 许可证类型
PCI Express DMA 后端内核 (Northwest Logic) Northwest Logic PCI Express DMA 后端核 面向 Northwest Logic DMA 的硬件超时许可通过 AXI DMA 后端接口实现,并仅限于该接口
>> 查看更多
存储接口生成器 (MIG) 存储器接口发生器 (MIG) 是一款用于为 Xilinx FPGA 生成存储器控制器和接口的免费软件工具。 免费 IP
AXI 互连 AXI Interconnect IP 将一个或多个 AXI 存储器映射的主器件连接到一个或多个存储器映射的从器件。AXI 接口符合 ARM® 的 AMBA® AXI 第 4 版规范,包括 AXI4-Lite 控制寄存器接口子集。 免费 IP
AXI 虚拟 FIFO 控制器 AXI 虚拟 FIFO 控制器是一款重要的互连基础架构 IP,有助于用户将外部内存段按照多个 FIFO 块存取。该 AXI 虚拟控制器可为外部存储器的 AXI4 DRAM 内存映射接口提供 AMBA® AXI4-Stream 写入(主)及读取(从)接口。 免费 IP
10 Gigabit Ethernet PCS/PMA (10GBASE-R) 万兆位以太网 PCS/PMA (10GBASE-R) 是一款免费 Xilinx LogiCORE,不仅可为万兆位以太网 MAC 提供一个 XGMII 接口,而且还可实现 10.3125 Gbps 串行信号通道 PHY。该 PHY 可使用 XFI 电气规范实现对 XFP 的直接连接,也可使用 SFI 电气规范提供 SFP+ 光模块。该光模块可连接至 10GBASE-SR、-LR 或 –ER 光链路。 免费 IP
10 Gigabit 媒体访问控制器 Xilinx 为 10 Gb 每秒(Gbps)以太网媒体访问控制器(用于连接 10 Gbps 以太网(10GE)系统内的物理层器件)的接口功能提供了可参数化 LogiCORE™ IP 解决方案。 评估版 — 仅用于仿真
Default Default 标题 日期
的页面