MIPI DSI TX Controller Subsystem

重要信息

该产品与 Vivado 捆绑(自 2020.1 版开始可用)。

概述

产品描述

Xilinx MIPI 显示串行接口 (DSI) 发送器子系统可实现基于显示接口的移动行业处理器接口 (MIPI)。显示串行接口规范使用 D-PHY 物理接口定义主机处理器和外设之间的协议。 DSI 规范以现有规范为基础,采用 MIPI 联盟规范中定义的像素格式和命令集支持显示像素界面 2 (DPI-2) 和显示命令集 (DCS)  


主要特性与优势

MIPI DSI 发送器子系统的设计符合 MIPI DSI 1.3 版规范标准,包含以下特性

  • 符合 MIPI DSI  接口规范(版本 1.3)
  • 针对 D-PHY 的标准 PPI 接口
  • 支持 1~4 信道
  • 最大数据速率为每秒 1.5 千兆位
  • 支持所有强制数据类型
  • 可生成虚拟通道(1 至 4)可编程 EoTp
  • 可生成低功耗 (LP) 和超低功耗 (ULP) 模式
  • 多信道互操作性
  • 为数据包报头生成 ECC
  • 为数据字节生成 CRC(可选)
  • 根据数据格式转换像素字节
  • AXI4-Lite 接口可访问核心寄存器
  • 符合输入视频流的 UG934

资源利用


技术支持

技术文档

主要资料

Default Default 标题 文件类型 日期