100M/1G HSR-PRP Switch IP Core

  • 产品编号: S-3111
  • 供应商: SOC-E
  • Partner Tier: Elite Certified

产品描述

HSR-PRP Switch is an IP Core for the implementation of High-availability Seamless Redundancy and Parallel Redundancy Protocols (HSR and PRP, IEC 62439-3-Clause 5 and 4 respectively). These are protocols for Reliable Ethernet communications.

HSR-PRP Switch is a full hardware solution that can be implemented on low-cost FPGA and MPSoC systems. Thus, IP is a flexible solution that can be connected to HSR rings, PRP LANs or will work as network bridges. It includes the most sophisticated features related to IEEE 1588v2, like Power-Utility profile and the special modes HSR-HSR and HSR-PRP needed to implement Quadboxes or to merge PRP networks with HSR ones.

In addition to PRP and HSR redundancy, HSR-PRP Switch implements IEEE 1588 clock synchronization clock via the IEC 61850-9-3 Precision Time Protocol.


主要特性与优势

  • HSR and PRP in the same IP
  • No software stack required: All-in-hardware solution
  • Nanosecond range forwarding time for HSR modes
  • No external RAM memory required
  • CPU-less version: Implementable on low-cost FPGAs
  • Redundant IEEE 1588v2 and P2P operation supported by hardware
  • SMARToem and SMARTzynq Development Boards available
  • 10/100/1000Base-TX and FX support
  • Supervsion Frames Managed by hardware
  • VLAN priority support
  • Reserved queues for designated protocols
  • Reference Designs for AMD/Avnet boards
  • HSR-HSR, HSR-PRP supported modes for seamless PRP-HSR networks merging and Quadbox operation

特色技术文档

器件实现矩阵

面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。

系列 器件 速度等级 工具版本 硬件验证? LUT BRAM DSP48 CMT GTx FMAX (Mhz)
Zynq-UP-MPSoC Family XCZU3CG -1 Vivado 2020.2 Y 5102 13622 32 0 0 0 125
KINTEX-7 Family XC7K30T -1 Vivado 2020.1 Y 5056 13522 31 0 0 0 125
Zynq-7000 Family XC7Z030 -1 Vivado 2020.2 Y 4968 13418 31 0 0 0 125

IP 质量指标

综合信息

数据创建日期 Feb 12, 2024
当前 IP 修订号 22.02
当前修订日期已发布 Mar 01, 2023
第一版发布日期 Aug 01, 2012

Xilinx 客户的生产使用情况

Xilinx 客户成功生产项目的数量 25
可否提供参考? Y

交付内容

可供购买的 IP 格式 Bitstream, Netlist, Source Code
源代码格式 VHDL
是否包含高级模型? N
模型格式 Matlab
提供集成测试台 Y
集成测试台格式 VHDL
是否提供代码覆盖率报告? N
是否提供功能覆盖率报告? N
是否提供 UCF? XDC
商业评估板是否可用? Y
评估板所用的 FPGA Zynq-7000
是否提供软件驱动程序? Y
驱动程序的操作系统支持 embedded Linux

实现方案

代码是否针对 Xilinx 进行优化? Y
标准 FPGA 优化技术 Inference, Instantiation
定制 FPGA 优化技术 None
所支持的综合软件工具及版本 Xilinx XST
是否执行静态时序分析? Y
AXI 接口 AXI4
是否包含 IP-XACT 元数据? N

验证

是否有可用的文档验证计划? Executable and documented plan
测试方法 Directed Testing
断言 N
收集的覆盖指标 Functional
是否执行时序验证? N
可用的时序验证报告 N
所支持的仿真器 Xilinx lSim; Mentor ModelSIM

硬件验证

在 FPGA 上进行验证 Y
所使用的硬件验证平台 SMARTzynq Brick
已通过的行业标准合规测试 Y
特定的合规测试 ZHAW Interoperability test
测试日期 Jun 22, 2020
是否提供测试结果? N