SHA-3: SHA-3 Secure Hash Function Core

  • 产品编号: SHA-3
  • 供应商: CAST, Inc.
  • Partner Tier: Elite Certified

产品描述

The SHA-3 IP core is a high-throughput, area-efficient hardware implementation of the SHA-3/Kaccak cryptographic hashing functions, compliant to NISTS’s FIPS 180-4 and FIPS 202 standards. The core can implement all four fixed-length hash functions (i.e. the SHA3-224, SHA3-256, SHA3-384, and SHA3-512) and both extendable output functions (i.e. SHAKE-128 and SHAKE-256) provisioned by the standards. The function can be dynamically selected at run-time. It’s throughput can optionally be optimized by using input message buffering, which allows it to receive new input while still processing the previous message. Also, the number of hashing rounds per clock is configurable at synthesis time, allowing users to constrain performance to save silicon resources when desired. The SHA-3 IP core can ensure data integrity and/or user authentication in a range of applications including IPsec and TLS/SSL protocol engines, encrypted data storage, secure processing systems, e-commerce, and financial transaction systems.


主要特性与优势

  • Supported Standards: FIPS 202/SHA-3 - Permutation-Based Hash and Extendable-Output functions & FIPS 180-4/Secure Hash Functions (limited to SHA-3 use)
  • Configuration Options: Bit-width of input and output data buses, number of input buffers, and number of permutations per cycle
  • Functionality: SHA-3 Hash accelerator, with run-time programmable hashing function
  • Throughput: Upto 16Gbps per core instance on Kintex Ultrascale+ (lowest speed grade)
  • FPGA Resources: From 4,800 LUTs to 20,000 LUTs depending on configuration

特色技术文档

器件实现矩阵

面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。

系列 器件 速度等级 工具版本 硬件验证? LUT BRAM DSP48 CMT GTx FMAX (Mhz)
Kintex-UP Family XCKU11P -1 Vivado ML 2021.2 0 4808 0 0 0 0 375
KINTEX-U Family XCKU085 -1 Vivado ML 2021.2 N 0 4816 0 0 0 0 275
Spartan-7 Family XC7S75 -1 Vivado ML 2022.1 0 4767 0 0 0 0 150
ARTIX-7 Family XC7A200T -1 Vivado ML 2022.1 0 4772 0 0 0 0 150

IP 质量指标

综合信息

数据创建日期 Jan 13, 2023
当前 IP 修订号 2.01
当前修订日期已发布 Dec 01, 2022
第一版发布日期 Feb 02, 2015

Xilinx 客户的生产使用情况

Xilinx 客户成功生产项目的数量 12
可否提供参考? N

交付内容

可供购买的 IP 格式 Netlist, Source Code
源代码格式 Verilog
是否包含高级模型? Y
模型格式 C
提供集成测试台 Y
集成测试台格式 Verilog
是否提供代码覆盖率报告? Y
是否提供功能覆盖率报告? N
是否提供 UCF? UCF & SDF
商业评估板是否可用? N
评估板所用的 FPGA N/A
是否提供软件驱动程序? N/A
驱动程序的操作系统支持 Not required

实现方案

代码是否针对 Xilinx 进行优化? N
定制 FPGA 优化技术 None
所支持的综合软件工具及版本 Xilinx XST; Mentor Precision; Synplicity Synplify; Vivado Synthesis
是否执行静态时序分析? Y
AXI 接口 AXI4-Stream
是否包含 IP-XACT 元数据? N

验证

是否有可用的文档验证计划? Yes, document only plan
测试方法 Both
断言 N
收集的覆盖指标 Code
是否执行时序验证? Y
可用的时序验证报告 Y
所支持的仿真器 Synopsys VCS; Cadence NC-Sim; Mentor ModelSIM; Mentor Questa; Cadence IUS

硬件验证

在 FPGA 上进行验证 Y
所使用的硬件验证平台 KC705
已通过的行业标准合规测试 N
是否提供测试结果? N