级联积分梳状 (CIC) 编译器

概述

产品描述

级联积分梳状 (CIC) 滤波器(也叫 Hogenauer 滤波器)是一种不采用乘法器的滤波器架构,对在数字上下变频转换器(DDC 和 DUC)中实现低占位面积、高采样速率变化至关重要。虽然其算法比较容易理解,但硬件工程师希望实现和维护其自己的 IP 不花时间,并希望能够做出高资源利用率的快速、明智的实现方案决策。

CIC 编译器版将滤波器设计时间缩短到只需按一下按钮,同时还为用户提供了在其 CIC 滤波器规范的不同硬件实现之间进行折中的能力。这些容易实施的折中权衡有助于用户针对其特定应用选择资源利用率最高、功耗最低的解决方案。


主要特性与优势

  • 符合 AXI4-Stream 标准的接口
  • 抽取和内插
  • 从 4 到 8192 的固定或可编程速率变化
  • 3 至 6 个 CIC 级
  • 一个或两个差分延迟
  • 支持签名二进制补码输入数据,2 到 32 位
  • 全面或有限的精确输出数据
  • 单通道或多通道支持多达 16 个通道
  • 硬件折叠支持小型实现方案
  • 可选择映射于 DSP48E1 Slices
  • 同步清除输入
  • 时钟启用输入
  • Xilinx Vivado® IP Catalog 和 Xilinx System Generator for DSP 一起使用

资源利用


技术支持

技术文档

特色技术文档

Filter Results
Default Default 标题 文件类型 日期