JESD204

简介

产品描述

LogiCORE IP JESD204 内核针对电子器件工程联合委员会 (JEDEC) JESD204B 或 JESD204C 标准设计。 JESD204 规范主要描述数据转换器和逻辑器件之间的串行数据接口及链路协议。

JESD204B IP 核支持 12.5 Gbps 线速 (符合 JESD204B 规范)和 16.1 Gbps 线速 (不符合 JESD204B 规范),并支持 1-32 信道配置。该 IP 内核不仅可配置成 JESD204B 发射器,连接 DAC 器件,而且也可配置为 JESD204B 接收器,连接 ADC 器件。

JESD204C IP 核可实现一个与 JESD204C 兼容的接口,支持从 1 Gb/s 到 32 Gb/s 的线路速率。每个内核均支持 1-8 个信道配置,并能与其它内核结合,实现更多信道。IP 核可使用 64B66B 或 8B10B 链路层配置为 JESD204C 发射器,用于连接 DAC 器件。 

JESD204 IP 内核按网表提供,并配套提供支持封装程序文件。


主要特性与优势

  • JESD204B
    • 设计符合 JEDEC JESD204B 规范
    • 支持加扰及初始通道调整
    • 支持每帧 1-256 位字节和每复帧 1-32 帧
    • 支持 1-32 信道配置
    • 支持 12.5 Gbps 线速,通过 JESD204B 规范
    • 支持 16.3 Gbps 线速,未通过 JESD204B 规范
  • JESD204C
    • 针对 JEDEC® JESD204C 标准精心设计
    • 不仅每内核支持多达 8 个信道,而且还可使用多个内核支持更多信道
    • 支持 64B66B 和 8B10B 链路层
    • 支持 64B66B 链路层上的 FEC 编码 (TX) 和解码 (RX)
    • 支持 64B66B 链路层上的 CRC-12、CMD 和 FEC 元数据模式
    • 支持 64B66B 链路层上的 0 和 1 子类以及 8B10B 链路层上的 0、1 和 2 子类
    • 可使用 JESD204_PHY 内核在 TX 和 RX 内核之间共享收发器
  • 所有版本
    • 实现物理和数据链路层功能
    • AXI4-Stream 数据接口
    • 适用于配置接口的 AXI4-Lite

资源利用


技术支持

技术文档
Filter Results
Default Default 标题 文件类型 日期